|
12月21日消息,設(shè)計(jì)首AMD近日官方公布了第一份關(guān)于Zen6架構(gòu)設(shè)計(jì)的全新文檔《AMD Family 1Ah Model 50h-57h處理器性能監(jiān)控計(jì)數(shù)器》,通過性能監(jiān)視接口了,計(jì)算披露了Zen6架構(gòu)設(shè)計(jì)的內(nèi)核不少細(xì)節(jié)。 當(dāng)然,設(shè)計(jì)首這次講的全新是EPYC數(shù)據(jù)中心處理器的Zen6,而不是計(jì)算消費(fèi)級銳龍,但底層邏輯是內(nèi)核相通的。 在此之前,設(shè)計(jì)首我們只知道EPYC Zen6是全新首個(gè)采用臺積電2nm工藝的高性能處理器,最多256個(gè)核心。計(jì)算 最新文檔支出,內(nèi)核Zen6架構(gòu)并不是設(shè)計(jì)首Zen4/5的漸進(jìn)式小幅度升級,而是全新經(jīng)過了全面翻新,專門為高吞吐量設(shè)計(jì)的計(jì)算更寬架構(gòu),擁有8個(gè)寬度的指令調(diào)度引擎(蘋果9個(gè)寬度),當(dāng)然繼續(xù)支持SMT同步多線程。 Zen6重點(diǎn)增強(qiáng)了對矢量(向量)運(yùn)算、浮點(diǎn)運(yùn)算執(zhí)行狀態(tài)的監(jiān)測能力,顯然非常重視密集型數(shù)學(xué)運(yùn)算負(fù)載。 Zen6核心還配備了特殊的計(jì)數(shù)器,用于統(tǒng)計(jì)閑置調(diào)度窗口、后端流水線阻塞、線程選擇損耗等,再次印證Zen6架構(gòu)上對更寬發(fā)射技術(shù)與SMT仲裁機(jī)制的戰(zhàn)略思路。 Zen6依然支持512位完整寬度的AVX-512指令集,兼容FP64、FP32、FP16、BF16等數(shù)據(jù)格式,支持FMA(融合乘加)、MAC(乘積累加)運(yùn)算,以及浮點(diǎn)-整數(shù)混合矢量執(zhí)行,包括VNNI(矢量神經(jīng)網(wǎng)絡(luò)指令集)、AES(高級加密標(biāo)準(zhǔn))、SHA(安全哈希算法)等。 不僅如此,Zen6 AVX-512的持續(xù)吞吐量極高,需要借助合并式性能計(jì)數(shù)器才能實(shí)現(xiàn)精準(zhǔn)測量。 這兩年,AVX-512指令集反而已經(jīng)成為AMD的殺招,Zen6每個(gè)時(shí)鐘周期能夠完成的矢量運(yùn)算任務(wù)量,更是超出了傳統(tǒng)測量方法的適用范圍,所以才需要新的監(jiān)視接口。 總體而言,Zen6將是AMD首次從底層開始、專為數(shù)據(jù)中心和AI應(yīng)用場景打造的微架構(gòu),必將成為一款計(jì)算利器。 至于消費(fèi)級版本將保留哪些特性,實(shí)際表現(xiàn)如何,還有待觀察。 |